学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
SoC系统的低功耗设计
被引:6
作者
:
论文数:
引用数:
h-index:
机构:
张天骐
林孝康
论文数:
0
引用数:
0
h-index:
0
机构:
清华大学深圳研究生院
林孝康
余翔
论文数:
0
引用数:
0
h-index:
0
机构:
清华大学深圳研究生院
余翔
机构
:
[1]
清华大学深圳研究生院
[2]
信息产业部电子第七研究所
来源
:
单片机与嵌入式系统应用
|
2004年
/ 06期
关键词
:
VLSI;
SoC;
CMOS集成电路;
低功耗设计;
D O I
:
暂无
中图分类号
:
TN402 [设计];
学科分类号
:
摘要
:
功耗问题正日益变成VLSI系统实现的一个限制因素。对便携式应用来说,其主要原因在于电池寿命,对固定应用则在于最高工作温度。由于电子系统设计的复杂度在日益提高,导致系统的功耗变得越来越重要,因此,低功耗设计技术应运而生。本文首先分析CMOS集成电路的功耗物理组成,得到其主要功耗成分。其次,以该主要功耗成分数学表达式为依据,突出实现SoC低功耗设计的各种级别层次的不同方法。
引用
收藏
页码:17 / 19+29 +29
页数:4
相关论文
共 1 条
[1]
High-level algorithm and architecture transformations for DSP synthesis.[J].Keshab K. Parhi.Journal of VLSI Signal Processing.1995, 1
←
1
→
共 1 条
[1]
High-level algorithm and architecture transformations for DSP synthesis.[J].Keshab K. Parhi.Journal of VLSI Signal Processing.1995, 1
←
1
→