实时视频处理系统的乒乓缓存控制器设计附视频

被引:11
作者
周如辉
机构
[1] 北京邮电大学
关键词
乒乓缓存控制器; 实时视频处理; FPGA; DSP;
D O I
暂无
中图分类号
TP274.2 [];
学科分类号
0804 ; 080401 ; 080402 ; 081002 ; 0835 ;
摘要
实时视频数据处理系统中,乒乓缓存结构是协调数据传输和处理速度的必要环节,其核心是乒乓缓存控制器。本文比较了FIFO、双口RAM和乒乓缓存结构3种数据缓冲电路的优缺点;讨论乒乓缓冲控制器的结构和原理;应用FPGA设计,给出逻辑仿真。实验结果表明,该设计可广泛应用于实时视频数据的无缝缓冲和高速处理系统,提高系统效率。
引用
收藏
页码:25 / 27
页数:3
相关论文
共 7 条
[1]   高速DSP图像处理系统中的乒乓缓存结构研究 [J].
李武森 ;
迟泽英 ;
陈文建 .
光电子技术与信息, 2005, (03) :76-79
[2]   基于乒乓操作的异步FIFO设计及VHDL实现 [J].
王智 ;
罗新民 .
电子工程师, 2005, (06) :13-16
[3]   缓存失效策略的性能分析数学模型 [J].
吴劲 ;
卢显良 ;
任立勇 ;
魏青松 .
电子科技大学学报, 2005, (02) :225-228
[4]   多分辨率图像实时采集系统的FPGA逻辑设计 [J].
刘德良 ;
姚春莲 ;
李炜 ;
葛宝珊 ;
刁修民 .
电子技术应用, 2003, (03) :69-72
[5]   基于双内存的图形采集卡的设计 [J].
潘志扬 ;
潘俊民 .
电子技术应用, 2000, (11) :53-55
[6]   基于FPGA技术的新型高速图像采集 [J].
沙吉乐 ;
曲兴华 ;
关红彦 ;
杨学友 .
电子技术应用, 2000, (09) :65-66
[7]  
FPGA数字电子系统设计与开发实例导航[M] 刘韬;楼兴华编著; 人民邮电出版社 2005,