一种高速数据采集系统的设计

被引:35
作者
侯孝民
王元钦
李刚
欧宏武
机构
[1] 装备指挥技术学院测量控制系!北京,装备指挥技术学院测量控制系!北京,装备指挥技术学院测量控制系!北京,装备指挥技术学院测量控制系!北京
关键词
存储器; 数据采集,数据传输; 采样率; 复杂可编程逻辑器件;
D O I
10.16337/j.1004-9037.2000.02.026
中图分类号
TP274 [数据处理、数据处理系统];
学科分类号
140102 [集成电路设计与设计自动化];
摘要
介绍了一种基于 ISA总线的高速数据采集系统构成及各部分功能。对提高高速数据采集系统的采样率和存储器带宽这两大技术难题提出了补救措施。采用交替采样合成方式实现了系统最高采样率的倍增 ;采用多体存储结构提高了系统存储带宽 ;利用复杂可编程控制逻辑 (CPL D)设计了系统控制逻辑、地址产生器、数据地址总线隔离器。文中最后给出了实际测试结果。
引用
收藏
页码:245 / 247
页数:3
相关论文
共 2 条
[1]
超高速数据采集系统的设计与实现 [J].
龙腾 ;
韩月秋 ;
毛二可 .
北京理工大学学报, 1995, (02)
[2]
高速多体并行存储系统电路设计 [J].
胡亦鸣 ;
裴先登 ;
李建国 .
数据采集与处理, 1993, (04) :310-315