嵌入式邻域图像并行处理机的液晶显示系统设计

被引:6
作者
吉倩倩 [1 ]
苏光大 [1 ]
向守兵 [1 ,2 ]
机构
[1] 清华大学电子工程系
[2] 四川工程职业技术学院电气信息工程系
关键词
邻域图像并行处理机; CPLD; SDRAM; 液晶显示;
D O I
暂无
中图分类号
TP391.41 []; TN873.93 [];
学科分类号
080203 ; 0810 ; 081001 ;
摘要
介绍了嵌入式邻域图像并行处理机(Neighborhood Image Parallel Computer,NIPC-3e)的液晶显示系统设计。该系统可以显示实景图像或者是经过邻域图像并行处理机处理后的结果图像。文章给出了一种基于FPGA、SRAM、CPLD和SDRAM的液晶显示控制设计方案,详细介绍了CPLD与NIPC-3e的接口设计、基于CPLD的LCD时序驱动设计和基于CPLD的SDRAM时序控制逻辑设计。该系统已成功地应用在NIPC-3e上,可以实现人脸检测和手势识别等功能。
引用
收藏
页码:768 / 773
页数:6
相关论文
共 3 条
[1]   基于SDRAM基本结构、操作及相关时序参数的研究 [J].
孙睿 .
中国集成电路, 2010, 19 (02) :56-60
[2]   邻域图像处理机中的新型邻域功能流水线结构 [J].
苏光大 .
电子学报, 2000, (08) :120-123
[3]  
Verilog HDL数字设计与综合[M]. 电子工业出版社 , (美)SamirPalnitkar著, 2004