可重构阵列自主容错方法

被引:5
作者
孙川
王友仁
张砦
张宇
机构
[1] 南京航空航天大学
关键词
数字测控系统; 可重构硬件; 芯片级自主容错; 在线布局布线; 硬件辅助布线; 乘法器;
D O I
暂无
中图分类号
TP302.8 [容错技术];
学科分类号
081201 ;
摘要
设计了一种具有故障自诊断和自修复能力的可重构阵列单元结构.在功能细胞单元内部实现分布式的故障自诊断,在测试到故障后,可以自主地将距故障单元最近的空闲单元进行替换,接着自动取消受故障影响的线网,并在新的布线端点间对这些线网重新布线.以4位并行乘法器为例,实验结果证明了可重构单元阵列的故障自修复能力,并验证其重构时间较短且可靠性较高.
引用
收藏
页码:568 / 573+580 +580
页数:7
相关论文
共 5 条
[1]   基于演化硬件的容错系统设计技术研究 [J].
高桂军 ;
王友仁 ;
姚睿 ;
崔江 .
信息与控制, 2008, (03) :370-376
[2]   基于JBits的一种可重构数据处理系统可靠性研究 [J].
任小西 ;
李仁发 ;
金声震 ;
张克环 ;
吴强 .
计算机研究与发展, 2007, (04) :722-728
[3]  
The research of self-repairing digital circuit based on embryonic cellular array[J] . Zhai Zhang,Youren Wang,Shanshan Yang,Rui Yao,Jiang Cui.Neural Computing and Applications . 2008 (2)
[4]   A survey of fault tolerant methodologies for FPGAs [J].
Cheatham, Jason A. ;
Emmert, John M. ;
Baumgart, Stan .
ACM TRANSACTIONS ON DESIGN AUTOMATION OF ELECTRONIC SYSTEMS, 2006, 11 (02) :501-533
[5]   A Hardware Artificial Immune System and Embryonic Array for Fault Tolerant Systems [J].
Richard O. Canham ;
Andy M. Tyrrell .
Genetic Programming and Evolvable Machines, 2003, 4 (4) :359-382