基于VHDL与ECS的CA-D6驱动时序设计

被引:1
作者
张海兵
阮林波
李斌康
机构
[1] 西北核技术研究所
关键词
时序设计; 驱动时序; 仿真; 原理图编辑器; 可视化硬件描述语言;
D O I
10.16208/j.issn1000-7024.2007.15.020
中图分类号
TP311.11 [];
学科分类号
081202 ; 0835 ;
摘要
简要介绍了高帧频摄像头CA-D6的图像传感器IA-D6的工作原理,分析了高帧频摄像头CA-D6采集图像的驱动工作时序。分析比较了进行时序设计的几种常用方法,着重介绍了如何利用XILINX综合工具ISE的两种输入设计方法VHDL(可视化硬件描述语言)和ECS(原理图编辑器)相结合来设计以及实现高帧频摄像头CA-D6的驱动时序,并给出了时序仿真结果。该设计已被应用到课题之中。
引用
收藏
页码:3621 / 3622+3722 +3722
页数:3
相关论文
共 1 条
[1]  
Xilinx 可编程逻辑器件的高级应用与设计技巧.[M].孙航编著;.电子工业出版社.2004,