自采样比例积分控制全数字锁相环的性能分析和实现

被引:40
作者
李亚斌
彭咏龙
李和明
机构
[1] 华北电力大学电气工程学院
关键词
全数字锁相环; 自采样; 比例积分控制; 现场可编程逻辑器件; 片上系统;
D O I
10.13334/j.0258-8013.pcsee.2005.18.011
中图分类号
TN791 [];
学科分类号
摘要
提出了一种基于自采样比例积分(PI)控制的全数字锁相环(ADPLL),并对该锁相环进行了详细的理论分析和仿真验证,最后用现场可编程逻辑器件(FPGA)予以实现。由于采用了自采样比例积分控制策略,使该锁相环在不同的锁频点具有几乎相同形式的传递函数,有利于理论分析和环路设计。理论分析、仿真验证和试验结果都表明该全数字锁相环具有环路参数设计简单、跟踪范围广、跟踪速度快、系统稳定性好、控制灵活等优点。该设计方案可以作为一个子系统或功能模块用来构成片上系统(SoC),用以提高控制系统的可靠性、简化系统的硬件结构。
引用
收藏
页码:64 / 69
页数:6
相关论文
共 5 条
  • [1] 提高串联型逆变器频率跟踪速度的研究
    李亚斌
    彭咏龙
    李和明
    [J]. 电工技术学报, 2004, (11) : 77 - 81
  • [2] 基于Hilbert移相滤波的全数字锁相环
    庞浩
    俎云霄
    李东霞
    王赞基
    [J]. 电网技术, 2003, (11) : 55 - 59
  • [3] 基于DSP感应加热电源频率跟踪控制的实现
    李金刚
    陈建洪
    钟彦儒
    [J]. 电力电子技术, 2003, (04) : 31 - 33
  • [4] 一种新型的全数字锁相环
    庞浩
    俎云霄
    王赞基
    [J]. 中国电机工程学报, 2003, (02) : 41 - 45+135
  • [5] 基于复序列FFT和锁相原理的电参数测量
    于海生
    潘松峰
    吴贺荣
    [J]. 电网技术, 2000, (03) : 59 - 61