基于FPGA的时统设备的IRIG-B时间码设计

被引:4
作者
魏颖 [1 ]
黄军娜 [2 ]
姬琪 [2 ]
沈湘衡 [2 ]
机构
[1] 北华大学计算机科学技术学院
[2] 中国科学院长春光学精密机械与物理研究所
关键词
IRIG-B时间码; 时统设备; FPGA芯片;
D O I
暂无
中图分类号
TN79 [数字电路];
学科分类号
080902 ;
摘要
提出了一种以FPGA为核心,外围控制电路与D/A转换电路相结合的方法实现的IRIG-B DC码和AC码元的设计,重点分析了FPGA内部模块的具体实现过程.该设计既能检测时统设备输入端口是否工作正常,同时也能检测时统内部守时功能和交流码调制比的范围.
引用
收藏
页码:570 / 572
页数:3
相关论文
共 5 条
[1]   基于CPLD的IRIG-B码源的实现 [J].
郭东文 ;
李秋娜 .
遥测遥控, 2002, (06) :20-23
[2]  
VHDL应用与开发实践.[M].甘历编著;.科学出版社.2003,
[3]  
时间统一系统.[M].童宝润主编;.国防工业出版社.2003,
[4]  
EDA技术实用教程.[M].潘松;黄继业编著;.科学出版社.2002,
[5]  
电子技术基础.[M].康华光 主编.高等教育出版社.1979,