基于FPGA的算术逻辑单元设计

被引:4
作者
宋泽明
陈文楷
机构
[1] 北京工业大学电子信息与控制工程学院
[2] 北京工业大学电子信息与控制工程学院 北京
[3] 北京
关键词
FPGA VHDL; 算术逻辑单元; 超前进位;
D O I
暂无
中图分类号
TN79 [数字电路];
学科分类号
080902 ;
摘要
介绍了一种使用可编程逻辑器件 FPGA和 VHDL 语言进行 AL U设计的方法。并在加法器模块的设计中使用了超前进位的方法。使得所设计的 AL U具有很好的稳定性和较高的速度。
引用
收藏
页码:96 / 98
页数:3
相关论文
共 1 条
[1]  
VHDL实用教程[M]. 电子科技大学出版社 , 潘松,王国栋编著, 2000