学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
基于LPC总线的FPGA高速初始化配置系统设计
被引:6
作者
:
肖金球
论文数:
0
引用数:
0
h-index:
0
机构:
苏州科技大学电子与信息工程系
肖金球
刘传洋
论文数:
0
引用数:
0
h-index:
0
机构:
苏州科技大学电子与信息工程系
刘传洋
冯翼
论文数:
0
引用数:
0
h-index:
0
机构:
苏州科技大学电子与信息工程系
冯翼
仲嘉霖
论文数:
0
引用数:
0
h-index:
0
机构:
苏州科技大学电子与信息工程系
仲嘉霖
机构
:
[1]
苏州科技大学电子与信息工程系
[2]
苏州科技大学电子与信息工程系 苏州
[3]
苏州
来源
:
计算机工程
|
2005年
/ 13期
关键词
:
现场可编程门阵列;
初始化配置;
LPC总线;
高速;
D O I
:
暂无
中图分类号
:
TN79 [数字电路];
学科分类号
:
080902 ;
摘要
:
介绍了一种FPGA初始化配置的方法。根据FPGA配置的基本原理,基于LPC总线协议,采用CPLD+Super-Flash模式。以高速Flash芯片49LF008A作为配置数据的存储器件,对CPLD器件XC95144编程产生实现初始化配置的时序逻辑,并实现LPC总线接口控制功能。设计出的基于LPC总线的配置电路,由于采用从并模式和存储芯片的高速读取,使得FPGA初始化配置速度得到极大提高,配置电路得到简化,同时实现配置系统成本降低的外在需求。
引用
收藏
页码:176 / 178
页数:3
相关论文
未找到相关数据
未找到相关数据