基于FPGA的全数字锁相环设计研究

被引:13
作者
赵杨 [1 ]
王龙 [2 ]
赵群 [3 ]
周品亦 [4 ]
机构
[1] 东北电子技术研究所
[2] 总装备部驻锦州地区军事代表室
[3] 渤海船舶职业学院电气工程系
[4] 中国人民解放军部队
关键词
VHDL语言; 全数字锁相环路DPLL; FPGA;
D O I
暂无
中图分类号
TN911.8 [相位锁定、锁相技术]; TN791 [];
学科分类号
080906 [电磁信息功能材料与结构];
摘要
介绍了一种基于FPGA(现场可编程门阵列)的全数字锁相环设计方法与性能研究,详细叙述了基于FPGA的全数字锁相环系统的硬件设计构成和软件构建思路,并运用VHDL硬件描述语言实现了全数字锁相环系统,给出了电路系统的仿真结果.通过仿真结果对锁相环系统进行了简要的性能分析.
引用
收藏
页码:63 / 66
页数:4
相关论文
共 6 条
[1]
数字电路实验与课程设计.[M].吕思忠;施齐云编著;.哈尔滨工程大学出版社.2001,
[2]
通信原理.[M].樊昌信等编著;.国防工业出版社.2001,
[3]
VHDL硬件描述语言与数字逻辑电路设计.[M].侯伯亨;顾新编著;.西安电子科技大学出版社.1999,
[4]
数字电子技术基础.[M].清华大学电子学教研组编;阎石主编;.高等教育出版社.1998,
[5]
锁相技术.[M].张厥盛等编著;.西安电子科技大学出版社.1994,
[6]
一种基于FPGA的计算机层析重建的方法 [J].
刘桃丽 ;
黎道武 ;
李辉 ;
万雄 ;
高益庆 .
光电技术应用, 2007, (01) :75-80