二次开发实验探索与实践

被引:4
作者
哈聪颖
闫兆文
胡国英
王祖林
机构
[1] 北京航空航天大学电子信息工程学院实验教学中心
关键词
通信网络工程实验系统; 二次开发实验; 帧成形; 帧同步;
D O I
暂无
中图分类号
TN915-4 [];
学科分类号
0810 ; 081001 ;
摘要
简要介绍了一个通信网络工程实验系统,提出了对该系统进行完善增设基于FPGA及DSP的二次开发实验的思路与方法。详细介绍了一个二次开发实验例子——帧成形器与帧同步器的设计与实现,二次开发实验对增强实验教学的创新实践性与工程应用性,提高学生设计开发水平及自主创新能力等具有重要意义。
引用
收藏
页码:45 / 47+53 +53
页数:4
相关论文
共 7 条
[1]   把CPLD引入电工学的教学实践 [J].
刘廷文 ;
唐庆玉 .
实验技术与管理, 2006, (07) :59-62
[3]   基于FPGA的EDA创新实验探讨附视频 [J].
卢勇威 .
实验室研究与探索, 2006, (06) :684-687+691
[4]   数字电路课程设计的改革与探讨 [J].
田东 .
实验技术与管理, 2006, (05) :118-119+122
[5]   FPGA技术在通信系统大型实验中的应用 [J].
彭宏 ;
应亚萍 ;
孟利民 .
实验室研究与探索, 2006, (04) :472-475
[6]   一种用VHDL语言实现的帧同步算法 [J].
王钦泽 ;
张尊泉 .
现代电子技术, 2003, (19) :45-46+49
[7]  
现代通信原理[M]. 清华大学出版社 , 曹志刚,钱亚生编著, 1992