FPGA在雷达定时器中的应用

被引:14
作者
车俐
蒋留兵
钱志强
机构
[1] 南京电子技术研究所
[2] 南京电子技术研究所 江苏省南京市
[3] 江苏省南京市
关键词
定时器; FPGA; Verilog HDL; 雷达系统;
D O I
暂无
中图分类号
TN957 [雷达设备、雷达站];
学科分类号
080906 [电磁信息功能材料与结构];
摘要
定时器是雷达系统的重要部分,它为雷达全机提供所需的各种主脉冲定时信号和波门定时信号。介绍了FPGA(现场可编程门阵列)在定时器中的应用,着重叙述了定时器原理。该定时器的特点是采用大容量FPGA,尽可能在FPGA内部实现所有功能,减少外围器件,以达到统一板级设计、提高定时精度及可靠性、降低成本、实现硬件的灵活配置的目的。
引用
收藏
页码:7 / 9
页数:3
相关论文
共 3 条
[1]
Verilog HDL程序设计教程.[M].王金明编著;.人民邮电出版社.2004,
[2]
硬件描述语言Verilog.[M].[英]DonaldE.Thomas;PhilipR.Moorby著;刘明业等译;.清华大学出版.2001,
[3]
数字技术在雷达中的应用.[M].戴树荪等 编.国防工业出版社.1981,