基于FPGA的光纤通信系统中帧同步头检测设计

被引:6
作者
韩红霞 [1 ]
曹立华 [1 ]
刘帅师 [2 ]
机构
[1] 中国科学院长春光学精密机械与物理研究所
[2] 吉林大学
关键词
帧同步; VHDL; 复接/分接; 巴克码;
D O I
暂无
中图分类号
TN929.11 [光纤通信];
学科分类号
0803 ;
摘要
为实现设备中存在的低速数据光纤通信的同步复接/分接,提出一种基于FPGA的帧同步头信号提取检测方案,其中帧头由7位巴克码1110010组成,在数据的接收端首先从复接数据中提取时钟信号,进而检测帧同步信号,为数字分接提供起始信号,以实现数据的同步分接。实验表明,此方案成功地在光纤通信系统的接收端检测到帧同步信号,从而实现了数据的正确分接。
引用
收藏
页码:90 / 92
页数:3
相关论文
共 4 条
[1]   高速SDH复接器帧同步系统的设计和性能分析 [J].
沙燕萍 ;
曾烈光 .
通信学报, 2001, (09) :104-107
[2]  
EDA技术实用教程.[M].潘松;黄继业编著;.科学出版社.2002,
[3]  
信息传输基础.[M].欧阳长月主编;.北京航空航天大学出版社.1995,
[4]  
数字复接技术.[M].孙玉编著;.人民邮电出版社.1991,