图像中值滤波硬件算法及其在FPGA中的实现

被引:21
作者
李元帅 [1 ]
张勇 [2 ]
周国忠 [1 ]
刘儒贞 [1 ]
机构
[1] 中国科学院光电技术研究所
[2] 东北电子技术研究所
关键词
统计; 中值滤波; 并行处理; FPGA;
D O I
暂无
中图分类号
TP391.41 [];
学科分类号
080203 ;
摘要
研究了一种适于硬件并行处理的基于统计比较的图像中值滤波算法,并用VHDL硬件开发语言在X ilinx公司的现场可编程门阵列(FPGA)上实现,给出了整个硬件系统的构造方法。仿真结果说明了该算法满足实时性要求,取得了良好的滤波效果,适用于图像采集与预处理系统中。
引用
收藏
页码:61 / 62+75 +75
页数:3
相关论文
共 3 条
[1]  
可编程器件应用导论.[M].曾繁泰等著;.清华大学出版社.2001,
[2]  
数字图像处理.[M].[美][KennethR.卡斯尔曼]KennethR.Castleman著;朱志刚等译;.电子工业出版社.1998,
[3]  
可编程逻辑系统的VHDL设计技术.[M].(美)[K.斯科希尔]KevinSkahill编著;朱明程;孙普译;.东南大学出版社.1998,