高速时序信号完整性及时钟端接问题研究

被引:8
作者
王典洪
周欣
机构
[1] 中国地质大学机电学院
关键词
偏斜; 抖动; 传输线; 反射; 端接;
D O I
10.19651/j.cnki.emt.2007.03.009
中图分类号
TN79 [数字电路];
学科分类号
摘要
本文介绍了时序设计中经常出现的信号完整性问题及其对时序预算的影响,介绍了高速系统中传输线的分类、特性及其阻抗的计算。根据ICS953401在PC主板上应用时所出现的不同信号问题,分析了反射、振铃的产生原因,并使用相应的端接来改善时钟信号完整性。
引用
收藏
页码:25 / 28+41 +41
页数:5
相关论文
共 5 条
[1]   基于Protel SDK的传输线分析与端接处理系统 [J].
吕昂 ;
叶长青 .
微计算机信息, 2006, (14) :54-56
[2]   阻抗对测量的影响 [J].
魏乾 ;
韩洁 .
国外电子测量技术, 2006, (04) :67-69
[3]   矩形截面带状双线传输线特性阻抗分析 [J].
杨争光 ;
苏东林 ;
吕善伟 .
电子测量技术, 2006, (01) :3+5-3
[4]   高速电路设计中的信号完整性研究 [J].
黄德勇 ;
张扬 ;
杨云志 .
电讯技术, 2004, (02) :149-152
[5]   高速数字系统中信号完整性和传输延时分析 [J].
葛宝珊 ;
李波 ;
姚春连 ;
刘德良 .
计算机工程与设计, 2003, (02) :8-10+43