基于FPGA设计雷达目标检测信号处理器

被引:4
作者
史永奇
机构
[1] 西北工业大学电子信息学院
关键词
雷达信号处理; 现场可编程门阵列; 恒虚警; 快速傅立叶变换;
D O I
暂无
中图分类号
TN957.51 [雷达信号检测处理];
学科分类号
081002 [信号与信息处理];
摘要
利用现代最新发展的大规模集成电路技术和数字处理技术,设计基于现场可编程门阵列(FPGA)的雷达目标检测信号处理系统。对该信号处理系统的快速傅立叶变换、单元平均恒虚警(CFAR)检测用FPGA进行了专用集成电路设计。仿真试验证实该系统性能稳定、抗干扰能力强、体积小、便于调试。
引用
收藏
页码:7 / 9
页数:3
相关论文
共 6 条
[1]
集成电路/计算机硬件描述语言VHDL高等教程.[M].刘明业等编著;.清华大学出版社.2003,
[2]
基于DSP的雷达目标检测和跟踪方法研究 [J].
许人灿 ;
邱兆坤 ;
姜卫东 .
现代雷达, 2003, (02) :35-37
[3]
一种基于FPGA的FFT阵列处理器 [J].
植强 .
电子对抗技术, 2002, (06) :36-39
[4]
基于DSP-FPGA的二次雷达信号处理机的实现 [J].
钟睿 ;
毛士艺 ;
张永鹏 ;
刘祥林 .
系统工程与电子技术, 2002, (12) :8-11
[5]
雷达自动目标识别系统中目标检测模块的DSP实现 [J].
王书宏 ;
姜卫东 ;
邱兆坤 ;
陈曾平 .
国防科技大学学报, 2002, (03) :60-63
[6]
利用FPGA和DSP结合实现雷达多目标实时检测 [J].
赵保军 ;
史彩成 ;
韩月秋 ;
毛二可 .
电子学报, 2001, (08) :1145-1147