应用于雷达系统的双路高速数据采集存储系统设计

被引:6
作者
刘文茹 [1 ,2 ]
张云华 [1 ]
机构
[1] 中国科学院 微波遥感技术重点实验室
[2] 中国科学院研究生院
关键词
雷达; FPGA; 高速AD; 大容量存储器; 信号完整性;
D O I
暂无
中图分类号
TN957.51 [雷达信号检测处理]; TP274.2 [];
学科分类号
081002 [信号与信息处理];
摘要
介绍了一种用于对雷达回波I/Q信号进行双路高速采集与数据存储的系统,采样速率为200 MHz,分辨率为12位,存储深度为4 GB.该系统采用FPGA作为主控制器,ADS62P29作为高速数据转换器,K9K8G08U0M作为大容量数据存储器,通过USB实现系统与计算机之间的通信.利用Cadence软件和VHDL语言完成了系统设计、软件仿真及关键信号的完整性仿真.测试结果表明,ADC的有效位数可达10.69,输入信号为80 MHz的正弦信号时,两路ADC信号之间的相干系数达到0.998 4,可满足雷达系统对回波信号进行高精度相位测量的要求.
引用
收藏
页码:446 / 451
页数:6
相关论文
共 5 条
[1]
基于FPGA的半硬回收数据采集存储系统设计 [J].
聂飞 ;
张荣 ;
黄海莹 .
航天器环境工程, 2010, 27 (01) :111-113+1
[2]
基于FPGA的高速实时数据采集存储系统 [J].
王强 ;
文丰 ;
任勇峰 .
仪表技术与传感器, 2009, (01) :50-52
[3]
高速数据采集存储板卡设计 [J].
刘加奎 ;
王虹现 ;
邢孟道 .
现代电子技术, 2008, (10) :3-6
[4]
雷达信号高速数据采集系统设计 [J].
林连雷 ;
卜伟 .
仪器仪表学报, 2006, (S2) :1384-1385
[5]
一种新的高分辨率ADC有效位数测试方法 [J].
邱兆坤 ;
王伟 ;
马云 ;
陈曾平 .
国防科技大学学报, 2004, (04) :1-5