UPFC控制器IP设计

被引:9
作者
李兰英
沈艳红
机构
[1] 哈尔滨理工大学计算机科学与技术学院
关键词
统一潮流控制器; 现场可编程门阵列; 开关损耗最小脉宽调制; IP核; 仿真;
D O I
暂无
中图分类号
TM571 [控制器];
学科分类号
080105 [动力学与控制];
摘要
针对统一潮流控制器(UPFC)的物理模型控制系统实现时要求频率跟踪电网、幅值和相位连续可调的关键技术问题,采用现场可编程门阵列(FPGA)的设计方法,给出了UPFC物理模型控制系统的FPGA解决方案。阐述了其软硬件设计思想和方法,利用Altera公司的EDA开发工具QuartusⅡ,采用开关损耗最小脉宽调制(PWM)方法设计了一个基于Avalon总线接口的统一潮流控制器的IP核,给出了UPFCIP核的功能及其结构,对调制波幅值和相位设置、调制波寻址、数据查找及幅值计算等子模块进行了详细描述,并利用Simulator和嵌入式逻辑分析仪SignalTapⅡ进行了仿真验证。UPFC的FPGA解决方案使其整体性能大幅度提高。
引用
收藏
页码:104 / 108
页数:5
相关论文
共 3 条
[1]
Avalon总线与SOPC系统架构实例 [J].
徐宁仪 ;
周祖成 .
半导体技术, 2003, (02) :17-20
[2]
统一潮流控制器的建模与控制研究综述 [J].
王建 ;
吴捷 .
电力自动化设备, 2000, (06) :41-45
[3]
新型电力电子变换技术.[M].陈国呈编著;.中国电力出版社.2004,