宽带数字下变频器的高效实现结构

被引:10
作者
陈大海 [1 ,2 ]
王洪 [1 ]
吕幼新 [1 ]
机构
[1] 电子科技大学电子工程学院
[2] 中国工程物理研究院电子工程研究所
关键词
数字下变频; 多相滤波; 实现结构; 混频器后置; 最小公倍数; 二次变频;
D O I
10.13382/j.jemi.2008.05.004
中图分类号
TN773 [变频器、混频器];
学科分类号
080902 ;
摘要
数字下变频器是宽带数字接收机的关键组成部分,由于其混频和滤波的速率很高,因而很难基于经典的结构实现。为了有效降低数字下变频器中的乘法速率,在多相滤波的基础上,提出了3种宽带数字下变频器结构,分别是混频器后置结构、最小公倍数结构和二次变频结构。详细分析了它们的设计原理和关键参数的选取方法。当抽取率为D时,将混频和滤波的乘法速率降为采样率的1/D。设计实例和仿真结果证明这3种结构是有效的。采用FPGA分别实现了3种宽带数字下变频器,评估了其硬件资源消耗情况,二次变频结构具有最高的实现效率。
引用
收藏
页码:43 / 47
页数:5
相关论文
共 3 条
[1]   一种高效宽带数字接收机设计技术 [J].
陈大海 ;
郑立岗 ;
吕幼新 .
电讯技术, 2007, (05) :120-122
[2]   基于多相滤波器的信道化接收机及其应用研究 [J].
付永庆 ;
李裕 .
信号处理, 2004, (05) :517-520
[3]   宽带数字下变频的一种高效实现结构 [J].
高志成 ;
肖先赐 .
电子与信息学报, 2001, (03) :255-260