基于FPGA的三相锁相环实现

被引:15
作者
舒泽亮
郭育华
汤坚
机构
[1] 西南交通大学
关键词
变换器; 控制器; 锁相环控制/现场可编程门阵列;
D O I
暂无
中图分类号
TN79 [数字电路];
学科分类号
摘要
提出一种基于可编程逻辑阵列(FPGA)实现三相锁相环(PLL)控制器的全数字化方案。在单片FPGA中,采用硬件描述语言VerilogHDL实现了包括d,q坐标变换、PI调节器、压控振荡器(VCO)模块及其它实验用模块的三相锁相环控制算法。基于Simulink的仿真结果显示,在三相电压频率突变时,三相锁相环对输入信号频率和相位锁定时间小于两个基波周期的,稳态误差小。基于FPGA硬件逻辑实现的三相锁相环控制器实验结果表明,在三相电压畸变的输入下,动态和静态特性良好,对非线性负载和测量引起的谐波、直流偏移等干扰也不敏感,这种控制器能够满足柔性速度系统(FACTS)装置对电压和相位信息实时性和准确性的要求。
引用
收藏
页码:126 / 128
页数:3
相关论文
共 1 条
[1]  
The Power Factor Control System of Photovoltaic Power Generation System. K H Koh,H W Lee,K Y Suh. Pro-ceedings of the PCC Osaka . 2002