基于DDS/SOPC的多路可调谐波信号发生器

被引:8
作者
张金波
湛向
刘二伟
曹爱华
机构
[1] 河海大学
关键词
DDS; SOPC; 谐波; 信号发生器;
D O I
暂无
中图分类号
TM935 [频率、波形参数的测量及仪表];
学科分类号
摘要
设计了一种基于直接数字频率合成/可编程片上系统(DDS/SOPC)技术的多路可调谐波信号发生装置。该装置的谐波信号采用DDS技术,利用相位累加器和波形存储器构成的数控振荡器输出周期性的波形幅度数据,再经过数模转换器、低通滤波器和功率放大器,实现了三相电压幅度、谐波含量、路数均可调的功率信号。系统设计时将DDS模块和Nios软核处理器控制模块集成到单片现场可编程门阵列(FPGA)芯片内部,系统软件采用超高速集成电路硬件描述语言(VHDL)编程,使系统具有良好的可扩展性。测试表明,装置的频率分辨率达到1 Hz,输出基波频率范围在0~100 Hz,精度达到0.5%。
引用
收藏
页码:74 / 78
页数:5
相关论文
共 10 条
  • [1] 基于FPGA的三相正弦波形的设计及其优化
    陈玉琼
    杨冠鲁
    [J]. 微计算机信息, 2006, (17) : 233 - 235
  • [2] 利用VHDL语言实现直接数字频率合成
    周润景
    杜玉
    [J]. 内蒙古大学学报(自然科学版), 2004, (04) : 428 - 431
  • [3] 基于FPGA的直接数字频率合成器的实现
    程国兵
    刘拥军
    苟彦新
    [J]. 电子工程师, 2003, (12) : 25 - 26+59
  • [4] 直接数字式频率合成器的原理及应用
    段传华,王建和,杜晋军
    [J]. 电讯技术, 1995, (05) : 1 - 4
  • [5] 数字信号处理的FPGA实现[M]. 清华大学出版社 , (美)UweMeyer-Baese著, 2006
  • [6] SOPC技术实用教程[M]. 清华大学出版社 , 潘松, 2005
  • [7] CPLD/FPGA应用开发技术与工程实践[M]. 人民邮电出版社 , 求是科技, 2004
  • [8] CPLD/FPGA可编程逻辑器件应用与开发[M]. 国防工业出版社 , 王道宪主编, 2004
  • [9] 嵌入式处理器原理及应用[M]. 清华大学出版社 , 郭书军, 2004
  • [10] 频率合成器[M]. 机械工业出版社[美]维迪姆·迈纳赛维奇(V·, 1982