基于FPGA IP核的FFT实现与改进

被引:5
作者
栗旭光
何国经
刘江涛
机构
[1] 西安电子科技大学技术物理学院
关键词
FFT; FPGA; IP核; 加窗处理;
D O I
10.16180/j.cnki.issn1007-7820.2013.12.016
中图分类号
TN47 [大规模集成电路、超大规模集成电路]; TN791 [];
学科分类号
摘要
利用FPGA IP核设计了一种快速、高效的傅里叶变换系统。针对非整数倍信号周期截断所导致的频谱泄露问题,提出了一种通过对输入信号加窗处理来抑制频谱泄露的方法。利用Modelsim和Matlab对设计方案进行了仿真,同时在Altera公司的Cyclone II硬件平台上进行了验证。验证结果表明,系统性能良好,改进效果明显。
引用
收藏
页码:96 / 100
页数:5
相关论文
共 3 条
[1]   基于FPGA高精度浮点运算器的FFT设计与仿真 [J].
张雪姣 ;
伍萍辉 .
电子科技, 2011, 24 (12) :88-90
[2]   基于IPCore的FFT仿真与硬件实现 [J].
董志 ;
左震 ;
黄芝平 ;
唐贵林 ;
张羿猛 ;
刘纯武 .
通信技术, 2010, 43 (07) :165-167+170
[3]   OFDM中的FFT模块设计及其FPGA实现 [J].
朱晓航 ;
刘亚男 .
电子科技, 2007, (02) :33-36