一种改进的2D-DCT的FPGA实现

被引:1
作者
邓慧萍
张正炳
贾冬顺
机构
[1] 湖北长江大学电子信息学院
关键词
现场可编程门阵列; 二维离散余弦变换; 视频压缩;
D O I
暂无
中图分类号
TN791 []; TN919.81 [图像编码];
学科分类号
080902 ; 0810 ; 081001 ;
摘要
DCT是图像处理和视频压缩中很重要的一部分,在JPEG、MPEG、H.26X标准中广泛运用。2D-DCT的FPGA实现广泛采用行列分解法,把8×8的2D-DCT变换分解为两个1D-DCT来做,其中1D-DCT的运算量集中在加法器和乘法器上。本方案将加法器和乘法器数量减少到最小,节省了硬件资源,其中乘法器采用移位求和的方法实现,并结合流水线操作,提高运算速度。实验表明只需要一个1D-DCT模块就可实现2D-DCT变换。
引用
收藏
页码:214 / 215+213 +213
页数:3
相关论文
共 4 条
[1]   一种基于分块DCT变换和水印置乱的嵌入算法 [J].
胡睿 ;
徐正光 .
微计算机信息, 2005, (07) :29-31
[2]   基于FPGA的二维DCT变换的实现 [J].
司马苗 ;
周源华 .
红外与激光工程, 2003, (04) :436-439
[3]   一种用于实时视频处理的高速二维DCT的电路设计和实现 [J].
孙阳 ;
余锋 .
微电子技术, 2003, (02) :20-24
[4]   实时视频编码的二维DCT/IDCT的实现 [J].
山洪刚 ;
郑南宁 ;
杨晓衡 .
电视技术, 2002, (12) :4-6+12