可编程FFT阵列处理器

被引:1
作者
阎鸣生
茅于海
机构
[1] 清华大学无线电系
关键词
FFT; 处理器; 单元的; 字长; 定常; 阵列结构; 计算机体系结构; 蝶形运算单元;
D O I
暂无
中图分类号
学科分类号
摘要
本文提出了一种高度可编程的FFT阵列处理器、其阵列单元为2s,处理的点数为2r。采用4个单元的FFT阵列处理器可以使1024点的复数FFT(或IFFT)在519μS内完成。采用块浮点、12位字长的四单元FFT和四单元IFFT的阵列处理器已采用位片技术硬件实现,并用于雷达信号的实时处理。
引用
收藏
页码:12 / 18
页数:7
相关论文
共 1 条
[1]  
数字信号处理的原理与应用.[M].[美]拉宾纳(L·R· Rabiner);[美]戈尔德(B· Gold) 著;史令启 译.国防工业出版社.1982,