一种多倍频选择的高倍频锁相环频率合成器

被引:7
作者
司龙
熊元新
蒋叶强
机构
[1] 武汉大学电气工程学院
[2] 武汉大学电气工程学院 湖北武汉
[3] 湖北武汉
关键词
混合信号集成电路; 频率合成器; 锁相环; CMOS;
D O I
暂无
中图分类号
TN74 [频率合成技术、频率合成器];
学科分类号
140101 [集成纳电子科学];
摘要
文章描述了一个基准频率为32768Hz的锁相环频率合成器的设计。该频率合成器有1250、1500、2000、2500、3000等5个倍频选择。电路设计基于1stSilicon2.5V0.25μmCMOS工艺。CadenceArtistAnalog仿真显示,该电路可以实现快速锁定,且具有较小的相位抖动。文章研究和总结了频率合成器系统参数的设计理论,对其各个子电路进行了结构优化,并且按MPW流片要求,进行了版图的布局设计。
引用
收藏
页码:424 / 427
页数:4
相关论文
empty
未找到相关数据