一种新颖的多模式FPGA配置方案

被引:4
作者
毛剑慧
黑勇
吴斌
乔树山
机构
[1] 中国科学院微电子研究所
关键词
CPLD; FLASH; FPGA; 配置; 串口; 并口;
D O I
暂无
中图分类号
TN791 [];
学科分类号
080902 ;
摘要
在FPGA调试或者应用过程中,通常利用JTAG接口将目标文件从PC下载到FPGA的SRAM中以实现配置,使得FP-GA的调试和应用无法脱离存储在PC中的目标文件和Quartus软件,从而降低了FPGA调试和使用的灵活性。本文主要讨论和构造了一种新颖的FPGA配置方案,使用CPLD作为配置方案中的关键控制单元,极大方便和灵活地实现对于FPGA的配置,这将使基于FPGA的设计和调试更加简便和可靠。
引用
收藏
页码:179 / 181
页数:3
相关论文
共 3 条
[1]  
VHDL硬件描述语言与数字逻辑电路设计.[M].侯伯亨;顾新编著;.西安电子科技大学出版社.1999,
[2]   FPGA器件在嵌入式系统中的配置方式的探讨 [J].
缪云青 ;
李永刚 .
微计算机信息, 2006, (11) :161-162+229
[3]   基于单片机的Cyclone系列FPGA配置方法 [J].
丁新宇 ;
朱红莉 .
今日电子, 2003, (08) :37-39