基于CMOS图像传感器IBIS5-A-1300的时序设计

被引:8
作者
邢汝佳
张伯珩
边川平
伦向敏
闵剑
车嵘
机构
[1] 中国科学院西安光学精密机械研究所
关键词
CMOS相机; 串行; 并行; 复杂可编程逻辑器件CPLD; 时序发生器;
D O I
暂无
中图分类号
TP212 [发送器(变换器)、传感器];
学科分类号
080202 ;
摘要
在分析CYPRESS公司的IBIS5-A-1300 CMOS时序的基础上,设计了串行、并行两种配置寄存器的模式,完成了多斜率积分、开窗口、亚采样功能。选用复杂可编程器件(CPLD)作为硬件设计载体,使用VHDL语言对驱动时序发生器进行了硬件描述。采用QuartusⅡ5.0软件对所做的设计进行了功能仿真,针对ALTERA公司的CPLD器件MAXⅡ EPM570T144C3进行适配。系统测试结果表明,所设计的驱动时序发生器满足CMOS相机驱动要求。
引用
收藏
页码:3422 / 3426
页数:5
相关论文
共 4 条
[1]   基于VerilogHDL的CMOS图像敏感器驱动电路设计 [J].
李承东 ;
赵剡 ;
王子亮 .
电子技术应用, 2004, (04) :12-14
[2]   基于CPLD的线阵CCD光积分时间的自适应调节附视频 [J].
谷林 ;
胡晓东 ;
罗长洲 ;
徐洲 .
光子学报, 2002, (12) :1533-1537
[3]   高速CCD摄像机驱动时序发生器的设计及基于CPLD技术的实现 [J].
王军波 ;
孙振国 ;
陈强 ;
赵江滨 .
光学技术, 2002, (02) :132-134
[4]  
VHDL硬件描述语言与数字逻辑电路设计.[M].侯伯亨;顾新编著;.西安电子科技大学出版社.1997,