MicroBlaze嵌入式处理器的硬件加速模块设计

被引:1
作者
陈锐
徐建华
蒋亚东
机构
[1] 电子科技大学光电信息学院电子薄膜与集成器件国家重点实验室
关键词
现场可编程门阵列; 可编程片上系统; IP核; 嵌入式系统;
D O I
暂无
中图分类号
TP332 [运算器和控制器(CPU)];
学科分类号
081201 ;
摘要
MicroBlaze软核是嵌入在Xilinx FPGA之中的RISC处理器。介绍了在基于MicroBlaze的系统中引入用户自定义的IP core作为硬件加速模块的两种方式。其一是通过基于CoreConnect架构的片上外设总线(OPB),其二是通过Xilinx的快速简单连接(FSL)。通过在MicroBlaze嵌入式处理器上引入硬件加速模块的设计,执行一系列常见算法并作出比较和分析。
引用
收藏
页码:3 / 6
页数:4
相关论文
共 3 条
[1]  
基于EDK的FPGA嵌入式系统开发[M]. 机械工业出版社 , 杨强浩等, 2008
[2]  
基于FPGA的可编程SoC设计[M]. 北京航空航天大学出版社 , 董代洁,郭怀理,曹春雨编著, 2006
[3]  
Ciphering algorithms in MicroBlaze-based embedded systems. I Gonzalez,F J Gomez-Arribas. IEE Proceedings Computers and Digital Techniques . 2006