学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
利用FPGA实现同步FIFO设置方法
被引:6
作者
:
刘志杨
论文数:
0
引用数:
0
h-index:
0
机构:
天津大学
刘志杨
论文数:
引用数:
h-index:
机构:
郭继昌
论文数:
引用数:
h-index:
机构:
关欣
黄彩彩
论文数:
0
引用数:
0
h-index:
0
机构:
天津大学
黄彩彩
机构
:
[1]
天津大学
来源
:
电子测量技术
|
2006年
/ 01期
关键词
:
先进先出(FIFO);
硬件描述语言;
偏置寄存器;
D O I
:
10.19651/j.cnki.emt.2006.01.040
中图分类号
:
TN791 [];
TP334.7 [接口装置、插件];
学科分类号
:
080902 ;
081201 ;
摘要
:
文中在QuartusⅡ环境中,用VHDL作为编程语言,实现用FPGA器件对同步FIFO设置的方法,在基于DSP的图像处理系统中达到使同步FIFO高效完成数据缓冲作用的目的。这种方法对FIFO的使用具有很好的借鉴意义。
引用
收藏
页码:65 / 66
页数:2
相关论文
共 1 条
[1]
VHDL硬件描述语言与数字逻辑电路设计.[M].侯伯亨;顾新编著;.西安电子科技大学出版社.1997,
←
1
→
共 1 条
[1]
VHDL硬件描述语言与数字逻辑电路设计.[M].侯伯亨;顾新编著;.西安电子科技大学出版社.1997,
←
1
→