一种高速低功耗直接数字频率合成器的设计与实现

被引:12
作者
郭军朝
王森章
机构
[1] 上海交通大学微电子所
[2] 上海交通大学微电子所 上海
[3] 上海
关键词
现场可编程门阵列; 频率合成器; 直接数字频率合成; 流水线结构;
D O I
暂无
中图分类号
TN74 [频率合成技术、频率合成器];
学科分类号
080902 ;
摘要
根据直接数字频率综合(DDS)的原理,采用各种优化技术,设计了一种高速低功耗直接数字频率合成器。详细介绍了电路结构及优化方法。电路采用Xilinx公司的Virtex器件实现,取得了较好的整体性能。
引用
收藏
页码:572 / 574
页数:3
相关论文
共 2 条
[1]   基于FPGA的直接数字频率合成器的设计和实现 [J].
周俊峰 ;
陈涛 .
电子技术应用, 2002, (12) :74-75+80
[2]  
CPLD/FPGA的开发与应用.[M].徐志军;徐光辉编著;.电子工业出版社.2002,