基于SystemC的可重构阵列处理器模型

被引:8
作者
蒋林
王杏军
刘镇弢
宋辉
机构
[1] 西安邮电大学电子工程学院
关键词
阵列处理器; 可重构技术; SystemC; 体系结构建模;
D O I
10.13682/j.issn.2095-6533.2016.03.012
中图分类号
TP332 [运算器和控制器(CPU)];
学科分类号
摘要
基于可重构技术以及SystemC的体系结构建模特点,构建一种基于SystemC的可重构阵列处理器模型。采用模块化的SystemC系统模型分别对指令传输模块、处理元模块以及邻接互连模块建模,构成32×32的可重构阵列处理器。通过指令传输模块实现局部和非局部两种单指令多数据模式的快速切换,使用邻接互连模块完成处理元间的通信。对建立的模型进行仿真验证,同时将高效视频编解码标准中视频算法映射到该模型上。仿真结果表明,该模型搭建正确,能够实现视频编解码标准中视频算法的并行化映射。
引用
收藏
页码:73 / 78
页数:6
相关论文
共 10 条