学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
一种新型硬件可配置公钥制密码协处理器的VLSI实现
被引:6
作者
:
陈超
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学专用集成电路与系统国家重点实验室
陈超
曾晓洋
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学专用集成电路与系统国家重点实验室
曾晓洋
章倩苓
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学专用集成电路与系统国家重点实验室
章倩苓
不详
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学专用集成电路与系统国家重点实验室
不详
机构
:
[1]
复旦大学专用集成电路与系统国家重点实验室
[2]
复旦大学专用集成电路与系统国家重点实验室 上海
[3]
上海
[4]
上海
来源
:
通信学报
|
2005年
/ 01期
关键词
:
密码系统;
协处理器;
RSA;
椭圆曲线密码;
D O I
:
暂无
中图分类号
:
TP309 [安全保密];
学科分类号
:
081201 ;
0839 ;
1402 ;
摘要
:
提出了一种新型的硬件可配置的密码协处理器,同时适用于 GF(p)和 GF(2m)两种域,可以实现 RSA和 ECC 两种目前主流的加密算法。同时又具备硬件可配置的特点,可以完成 32~512bit 的模乘运算而无需对硬件做任何修改。本文的密码协处理芯片用 TSMC 0.35μm 标准单元库综合,可以工作在 100MHz 时钟下,等效单元 45k 等效门,512bit 的模乘运算速度可以达到 190kbit/s,一次椭圆曲线上的 233bit 的点加运算只需 18μs。
引用
收藏
页码:6 / 11+26 +26
页数:7
相关论文
未找到相关数据
未找到相关数据