低功耗VLSI芯片的设计方法

被引:15
作者
郝冬艳
张明
郑伟
机构
[1] 浙江大学信息电子工程系
关键词
低功耗; VLSI; IC;
D O I
10.19304/j.cnki.issn1000-7180.2007.06.040
中图分类号
TN47 [大规模集成电路、超大规模集成电路];
学科分类号
080903 ; 1401 ;
摘要
对便携式电子器件的日益需求已经导致了功耗在IC设计产业的重要性。根据VLSI的设计流程,结合微处理器的工作机制,在系统、行为、结构、逻辑和物理5个层面上对低功耗的设计方法做了全面地分析。
引用
收藏
页码:137 / 139+142 +142
页数:4
相关论文
共 4 条
[1]  
High-level power model-ing,estimation,and optimization. Macii E,Pedram M,Somenzi F. IEEE Computer-Aided Design of Integrated Circuits and Systems . 1998
[2]  
Designing low-power circuits:practical recipes. Benini L,De Mecheli G,Macci E. IEEE Circuits and Systems Magazine . 2001
[3]  
A survey of energy saving techniques for mobile computers. Gerard J M Smit,Paul J M Havinga. . 1997
[4]  
Low-power design methodology:power es-timation and optimization. Farid N Najm. IEEE Circuits and systems . 1997