学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
基于模块的动态可重构系统设计
被引:15
作者
:
论文数:
引用数:
h-index:
机构:
许骏
论文数:
引用数:
h-index:
机构:
晏渭川
彭澄廉
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学计算机与信息技术系
彭澄廉
机构
:
[1]
复旦大学计算机与信息技术系
来源
:
计算机工程与设计
|
2008年
/ 06期
关键词
:
可编程器件;
可重构系统;
模块化设计;
动态重构;
总线宏;
D O I
:
10.16208/j.issn1000-7024.2008.06.033
中图分类号
:
TP311.52 [];
学科分类号
:
081202 ;
0835 ;
摘要
:
可重构计算是介于通用处理器和ASIC之间的全新计算解决方案,是一种即保留了硬件计算的速度性能,又兼具软件编程情况灵活性的算法实现方式。介绍了基于模块的动态可重构系统设计方法和模块间的通信方式。实现了基于单片XilinxVirtex-II Pro FPGA片上动态自重构系统,可在系统运行时以较短的时间开销灵活加载所需的重构功能模块,充分体现了可重构计算的性能与速度的优势。
引用
收藏
页码:1367 / 1369+1383 +1383
页数:4
相关论文
共 4 条
[1]
面向SOPC的异构IP快速集成
[J].
论文数:
引用数:
h-index:
机构:
周学功
;
梁樑
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学计算机与信息技术系
梁樑
;
论文数:
引用数:
h-index:
机构:
周博
;
彭澄廉
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学计算机与信息技术系
彭澄廉
.
计算机辅助设计与图形学学报 ,
2006,
(12)
:1844
-1849
[2]
一种基于FPGA的可重构计算系统设计
[J].
吴冬冬
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
吴冬冬
;
杨晓君
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
杨晓君
;
刘新春
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
刘新春
;
江先阳
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
江先阳
.
计算机工程与应用,
2006,
(21)
:74
-77
[3]
Virtex系列FPGA的SelectMAP配置接口电路
[J].
郭天天
论文数:
0
引用数:
0
h-index:
0
机构:
国防科技大学电子科学与工程学院ATR实验室!长沙
郭天天
.
微处理机,
2000,
(04)
:17
-19
[4]
Verilog数字系统设计教程[M]. - 北京航空航天大学出版社 , 夏宇闻编著, 2003
←
1
→
共 4 条
[1]
面向SOPC的异构IP快速集成
[J].
论文数:
引用数:
h-index:
机构:
周学功
;
梁樑
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学计算机与信息技术系
梁樑
;
论文数:
引用数:
h-index:
机构:
周博
;
彭澄廉
论文数:
0
引用数:
0
h-index:
0
机构:
复旦大学计算机与信息技术系
彭澄廉
.
计算机辅助设计与图形学学报 ,
2006,
(12)
:1844
-1849
[2]
一种基于FPGA的可重构计算系统设计
[J].
吴冬冬
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
吴冬冬
;
杨晓君
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
杨晓君
;
刘新春
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
刘新春
;
江先阳
论文数:
0
引用数:
0
h-index:
0
机构:
中国科学院计算技术研究所
江先阳
.
计算机工程与应用,
2006,
(21)
:74
-77
[3]
Virtex系列FPGA的SelectMAP配置接口电路
[J].
郭天天
论文数:
0
引用数:
0
h-index:
0
机构:
国防科技大学电子科学与工程学院ATR实验室!长沙
郭天天
.
微处理机,
2000,
(04)
:17
-19
[4]
Verilog数字系统设计教程[M]. - 北京航空航天大学出版社 , 夏宇闻编著, 2003
←
1
→