一种基于FPGA的并行流水线FIR滤波器结构

被引:11
作者
王黎明
刘贵忠
刘龙
刘洁瑜
机构
[1] 西安交通大学电子与信息工程学院
[2] 西安交通大学电子与信息工程学院 陕西西安 
[3] 陕西西安 
关键词
FIR滤波器; VHDL; FPGA; 流水线; 并行结构;
D O I
暂无
中图分类号
TN713.7 [];
学科分类号
摘要
提出了一种在FPGA器件上实现的流水线并行FIR滤波器结构。首先比较了FIR滤波器三种硬件实现所用的资源,然后在理论上推出该流水线并行结构滤波器的实现方法及其可行性,给出了硬件实现模块。实验结果表明,这种改进滤波器结构实现的算法可以灵活地处理综合的面积和速度的约束关系,使设计达到最优。
引用
收藏
页码:582 / 585+588 +588
页数:5
相关论文
共 1 条
[1]   基于CPLD的现代数字系统设计 [J].
陈意军 ;
孙胜麟 .
电子技术, 2001, (11) :17-19