基于FPGA高速数据采集的解决方案

被引:11
作者
于晅 [1 ]
肇云波 [2 ]
机构
[1] 贵州大学通信工程学院
[2] 沈阳理工大学
关键词
源同步; FPGA; ChipSync; DPA;
D O I
10.16652/j.issn.1004-373x.2007.05.051
中图分类号
TP274.2 [];
学科分类号
摘要
随着接口速度和带宽的不断提高,有必要对高速数据采集问题进行研究。如何在高接口速率的情况下正确采集到有效的数据,成为目前要解决的问题。解决此问题的方法是采用Xilinx Virtex 4 FPGA的ChipSync或Altera StratixⅡFPGA DPA(动态相位调整)两种不同技术,并介绍了Altera DPA技术在高速源同步接口的实际设计过程。使用这两种技术的结果是在数据速率达到1 Gb/s时,完成对有效数据的正确采集。
引用
收藏
页码:145 / 148+151 +151
页数:5
相关论文
共 4 条
[1]   基于FPGA的高速数据采集系统接口设计 [J].
黄伟 ;
罗新民 .
单片机与嵌入式系统应用, 2006, (04) :34-37
[2]   基于FPGA的数据采集系统设计 [J].
叶卫东 ;
曹照连 .
现代电子技术, 2005, (24) :112-114
[4]   SPI4.2接口的FPGA实现 [J].
刘玉倩 ;
李广军 .
实验科学与技术, 2005, (02) :37-39+30