学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
LSRISC 32位浮点阵列乘法器的设计
被引:5
作者
:
许琪
论文数:
0
引用数:
0
h-index:
0
机构:
西安微电子技术研究所!西安
许琪
沈绪榜
论文数:
0
引用数:
0
h-index:
0
机构:
西安微电子技术研究所!西安
沈绪榜
钱刚
论文数:
0
引用数:
0
h-index:
0
机构:
西安微电子技术研究所!西安
钱刚
李莉
论文数:
0
引用数:
0
h-index:
0
机构:
西安微电子技术研究所!西安
李莉
赵宁
论文数:
0
引用数:
0
h-index:
0
机构:
西安微电子技术研究所!西安
赵宁
机构
:
[1]
西安微电子技术研究所!西安
来源
:
微电子学与计算机
|
2001年
/ 04期
关键词
:
浮点;
乘法阵列;
乘法器;
CSA加法器;
D O I
:
10.19304/j.cnki.issn1000-7180.2001.04.006
中图分类号
:
TP332.22 [];
学科分类号
:
081201 ;
摘要
:
文章介绍 LS RISC中的 32位浮点乘法器的设计,它可用于完成定点 32位整数与序数的乘法操作和 IEEE754规定的单精度扩展浮点数据的乘法。
引用
收藏
页码:19 / 24
页数:6
相关论文
共 1 条
[1]
IEEE Standard for Binary Floating-Point Arithmetic. The Institute of Electrical and Electronics Engineers,Inc. ANSI/IEEE Std 754-1985 . 1985
←
1
→
共 1 条
[1]
IEEE Standard for Binary Floating-Point Arithmetic. The Institute of Electrical and Electronics Engineers,Inc. ANSI/IEEE Std 754-1985 . 1985
←
1
→