Reed-Solomon编译码器的设计与FPGA实现

被引:6
作者
戴小红
潘志文
机构
[1] 东南大学移动通信国家重点实验室
关键词
Reed-Solomon编译码; ME算法; FPGA; verilog语言;
D O I
暂无
中图分类号
TN762 [编码器];
学科分类号
080902 ;
摘要
RS(Reed-Solomon)码是一类重要的线性分组码,具有很强的纠错能力,被广泛地应用于各种现代通信系统中。译码器采用修正的欧几里德算法(MEA),并在实现中使用一种新的伽罗华域乘法器,从而降低RS码编译码硬件实现的复杂度。并利用VerilogHDL语言实现了RS(255,249)码的编译码器各个模块的功能。
引用
收藏
页码:119 / 121+124 +124
页数:4
相关论文
共 1 条
[1]  
Verilog数字系统设计教程[M]. 北京航空航天大学出版社 , 夏宇闻编著, 2003