基于DSP+FPGA结构的高速数据采集模块

被引:8
作者
王志刚
师奕兵
机构
[1] 电子科技大学自动化工程学院,电子科技大学自动化工程学院成都,成都
关键词
实时处理; DSP; 并行采样; 缓存控制; 触发;
D O I
10.19650/j.cnki.cjsi.2003.s2.036
中图分类号
TP274.2 [];
学科分类号
摘要
在简要阐述了数据采集中实时信号处理的典型DSP+FPGA结构及其应用特点的基础上,论述了一种基于此结构的高速高精度数据采集模块的设计,详细阐明其高速并行A/D变换、数据缓存以及触发控制的原理。模块可实现12位分辨率,最高采样率200MSPS、1M字样值存储深度以及50MHz信号带宽的实时信号处理系统。
引用
收藏
页码:80 / 81
页数:2
相关论文
empty
未找到相关数据