基于DSP Builder的FIR数字滤波器设计与仿真

被引:12
作者
郑争兵
机构
[1] 陕西理工学院物理与电信工程学院
关键词
FPGA; DSP Builder; FIR数字滤波器; MATLAB;
D O I
暂无
中图分类号
TN713.7 [];
学科分类号
摘要
在比较FIR数字滤波器主要实现方法的基础上,提出了一种基于Altera DSPBuilder的高效设计方法。按照DSP Builder的设计流程,借助Simulink库和DSP Builder工具箱的图形模块,设计了一个8阶FIR低通滤波器模型,并完成了模型的仿真与验证。仿真实验结果表明:该方法简单易行,操作方便,极大地缩短了滤波器的开发周期,设计的FIR低通滤波器达到了系统的技术指标。该方法可以较好地应用于数字信号处理算法的实现。
引用
收藏
页码:34 / 38
页数:5
相关论文
共 9 条