基于FPGA的高分辨实时监控图像缩放设计

被引:8
作者
胡小龙
冯彬
机构
[1] 中南大学信息科学与工程学院
关键词
图像缩放; 现场可编程门阵列; 双三次插值;
D O I
暂无
中图分类号
TP391.41 [];
学科分类号
080203 ;
摘要
介绍了一种基于图像的双三次线性插值缩放算法的设计方法,并通过FPGA验证了设计的可行性。重点讨论了视频缩放的插值算法,对两种实现方法在硬件资源利用率及实施效率方面进行了比较并论证了块状插值实现方法的优越性。最终设计实现了高分辨率实时视频图像的缩放。
引用
收藏
页码:882 / 885
页数:4
相关论文
共 4 条
[1]  
嵌入式网络视频监控系统的研究与设计.[D].张广拓.哈尔滨工程大学.2007, 04
[2]  
数字图像处理.[M].[美][KennethR.卡斯尔曼]KennethR.Castleman著;朱志刚等译;.电子工业出版社.1998,
[3]   基于二维卷积的图像插值实时硬件实现 [J].
张辉 ;
胡广书 .
清华大学学报(自然科学版), 2007, (06) :885-888
[4]   基于双三次插值算法的图像缩放引擎的设计 [J].
张阿珍 ;
刘政林 ;
邹雪城 ;
向祖权 .
微电子学与计算机, 2007, (01) :49-51