针对低电压穿越(LVRT)试验所需电压跌落发生器(VSG),提出一种基于LabVIEW上位机控制的变压器形式VSG设计方法。重点分析了所研制VSG实验平台的设计原理,通过LabVIEW设计上位机与本地VSG控制器进行通信控制,VSG控制器采用STM32F103作为主控芯片构建控制系统。VSG主体结构主要包括抽头变压器、继电器与限流电阻。研制的实验平台可实现上位机安全可靠操作VSG,能精确设置电压跌落持续时间,模拟不同跌落深度的电网故障电压,满足LVRT试验要求。实验结果表明所研制VSG实验平台的有效性与可靠性。