利用Allegro实现嵌入式系统高速电路设计

被引:1
作者
张艺凡 [1 ]
张艺夕 [2 ]
李琪 [1 ]
机构
[1] 湖北武汉中国科学院武汉岩土力学所
[2] 湖北武汉华中科技大学电信系
关键词
嵌入式系统; Allegro; 等长; 差分对; 阻抗控制;
D O I
暂无
中图分类号
TP331 [基本电路];
学科分类号
081201 ;
摘要
本文首先简述了高性能ARM9微处理器EP9315集成的外设接口及硬件结构框架,提出了当前高速电路设计中的问题;然后,详细介绍了利用Allegro实现嵌入式系统中SDRAM和IDE总线接口的电路设计;最后以CirrusLogic公司的CS8952为例,阐述了物理层接口芯片的布线准则及其在Allegro中的实现。
引用
收藏
页码:101 / 103+16 +16
页数:4
相关论文
共 1 条
[1]   基于嵌入式微控制器的网络化智能监控系统 [J].
阮成功 ;
蓝兆辉 .
微计算机信息, 2005, (05) :109-110