学术探索
学术期刊
新闻热点
数据分析
智能评审
立即登录
采用PLL技术的合成频率源设计
被引:6
作者
:
论文数:
引用数:
h-index:
机构:
钟催林
肖化武
论文数:
0
引用数:
0
h-index:
0
机构:
南华大学电气工程学院
肖化武
李军红
论文数:
0
引用数:
0
h-index:
0
机构:
南华大学电气工程学院
李军红
机构
:
[1]
南华大学电气工程学院
来源
:
国外电子元器件
|
2006年
/ 05期
关键词
:
分频锁相;
频率合成;
相位噪声;
本振源;
D O I
:
暂无
中图分类号
:
TN74 [频率合成技术、频率合成器];
学科分类号
:
080902 ;
摘要
:
介绍分频锁相频率合成技术。通过对锁相环工作过程及相位噪声等的基本原理的分析,采用PLL技术成功设计了1.8GHz锁相频率源。在该锁相源中分频鉴相器采用ADI公司的ADF4118,VCO采用M/A-COM公司的ML081100-01850,低通环路采用三阶RC低通滤波器。其相位噪声为-75dBc/kHz、杂散抑制为-85dBc。实验测试获得了较好的技术指标,能满足现代移动通信C网和G网射频子系统对本振源的要求。
引用
收藏
页码:12 / 15
页数:4
相关论文
未找到相关数据
未找到相关数据