一种快速循环冗余校验算法的Verilog实现

被引:1
作者
黄熙
机构
[1] 福建省测试技术研究所
关键词
CRC码; 快速算法; Verilog; 仿真;
D O I
暂无
中图分类号
TN914.3 [数字通信系统];
学科分类号
0810 ; 081001 ;
摘要
介绍了CRC编码的基本原理,由此推导了串行输入(位并行)字符组合m1m2…mk-1mk的CRC码的快速计算方法,以满足通信过程中,数据流的快速CRC编码要求。该算法特别适用于大数据块的CRC编码。随后,给出了算法的Verilog硬件描述语言的可编程逻辑器件的实现方法,并在ISE中用ModelSim进行了仿真,使用Synplify Pro得到了综合结果。
引用
收藏
页码:79 / 80
页数:2
相关论文
共 2 条
[1]   快速循环冗余校验算法及其程序实现 [J].
顾文达,孙亚民,杨建荣 .
南京理工大学学报, 1995, (02) :113-116
[2]  
Verilog数字系统设计教程[M]. 北京航空航天大学出版社 , 夏宇闻编著, 2003