基于FPGA的主泵转速监测系统的研发

被引:4
作者
赵毅强 [1 ]
姚秋果 [2 ]
常岩 [1 ]
机构
[1] 天津大学电子信息工程学院
[2] 北京核仪器厂
关键词
转速监测; 阈值; FPGA;
D O I
暂无
中图分类号
TN791 []; TM764 [遥远测量与遥远控制];
学科分类号
摘要
介绍了一种基于现场可编程门阵列(FPGA)的转速监测系统的设计与研发,该监测系统用于核电站主泵运行状态的监测。在FPGA单元设计中,采用周期测量法,并通过Verilog HDL描述语言的非阻塞赋值方法产生一个待测脉冲标志信号,有效提高了测试精度,同时将相对误差减少80%以上。为进一步提高系统的可靠性,采用FPGA为主,微处理器(W77E58)为辅的双机热备工作模式,经测试该系统精度达到0.1r/min。
引用
收藏
页码:199 / 202
页数:4
相关论文
共 3 条
[1]  
Verilog HDL高级数字设计.[M].(美)MichaelD.Ciletti著;张雅绮;李锵等译;.电子工业出版社.2005,
[2]  
ALTERA可编程逻辑器件应用技术.[M].于枫等编著;.科学出版社.2004,
[3]  
ALTERA可编程逻辑器件及其应用.[M].刘宝琴等 编译.清华大学出版社.1995,