基于FPGA的多路数字量采集模块设计

被引:10
作者
任勇峰
胡振良
李圣昆
机构
[1] 中北大学电子测试技术国家重点实验室
基金
国家自然科学基金重点项目;
关键词
FPGA; 数字信号; 电平; 帧结构; XC2S100E;
D O I
暂无
中图分类号
TP274.2 [];
学科分类号
0804 ; 080401 ; 080402 ; 081002 ; 0835 ;
摘要
针对测控系统中监测信号较多的情况,提出了一种基于FPGA的多路数字信号采集模块设计。采集数字信号的高低状态和测量其中一路信号的频率,并采集脉冲信号的脉宽和时延,通过FPGA将数据编帧上传给上位机。结合FPGA、大容量FIFO的特点,设计了光电隔离电路、FIFO电路、FPGA配置电路等。实现了USB2.0与上位机通信,通过上位机应用软件和驱动程序实现模块与PC机实时通信和控制。该设计方案结构灵活、控制简单、可靠性较高。
引用
收藏
页码:47 / 49+52 +52
页数:4
相关论文
共 4 条
[1]   一种新的周期信号的高速数据采集方法研究 [J].
刘能 ;
徐晓 ;
邓华秋 ;
周俊生 .
仪器仪表学报, 2007, (04) :765-768
[2]   基于FPGA异步FIFO的研究与实现 [J].
于海 ;
樊晓桠 .
微电子学与计算机, 2007, (03) :210-213+216
[3]  
FPGA/CPLD设计工具[M]. 人民邮电出版社 , 王诚等编著, 2003
[4]   A test approach for look-up table based FPGAs [J].
Atoofian, E ;
Navabi, Z .
JOURNAL OF COMPUTER SCIENCE AND TECHNOLOGY, 2006, 21 (01) :141-146