基于FPGA的数字时钟设计

被引:5
作者
宋克柱
机构
[1] 中国科学技术大学近代物理系快电子学实验室
关键词
时钟; 锁相环; 频率合成; 相位移动; DCM;
D O I
暂无
中图分类号
TN791 [];
学科分类号
摘要
本文介绍一种基于FPGA的数字时钟设计方法:DCM(数字时钟管理器)。DCM使用完全数字反馈系统确保多个时钟同步,使用完全数字延迟线技术可以精确控制时钟的频率和相位。用户可以编程控制时钟任意倍频和分频及任意相位移动,使用非常方便可靠。文章还给出应用设计原理图及逻辑仿真波形图。
引用
收藏
页码:982 / 986
页数:5
相关论文
共 3 条
  • [1] ModelSim Se Datasheet. Mentor Graphics Corporation. . 2004
  • [2] Virtex II Datasheet. Xilinx,Inc. . 2004
  • [3] Synthesis and Simulation Design Guide. USA: Xilinx Co. . 2001