10G以太网系统中的并行CRC编解码器的设计

被引:16
作者
刘昭
苏厉
金德鹏
陈虹
曾烈光
机构
[1] 清华大学电子工程系
[2] 清华大学电子工程系 ()
[3] ()
关键词
10G; 以太网; CRC; 并行;
D O I
10.16157/j.issn.0258-7998.2004.04.018
中图分类号
TN76 [调制技术与调制器、解调技术与解调器];
学科分类号
080902 ;
摘要
为了解决10G以太网接入系统中大规模并行CRC编码器的设计问题,提出了矩阵法、代入法、流水线法等三种设计方法。以此为基础,给出了10G以太网接入系统中CRC编码器的实现方案。具体计算表明,在10G以太网接入系统中采用直接并行的CRC编码器是可行的。直接并行设计的CRC编码器已经通过了EDA模拟,并成功地应用于10G以太网接入系统中。
引用
收藏
页码:47 / 50
页数:4
相关论文
共 5 条
[1]   USB数据传输中CRC校验码的并行算法实现 [J].
程军 ;
陈贵灿 ;
姜飞 .
微电子学与计算机, 2003, (03) :77-80
[2]   一种快速CRC算法的硬件实现方法 [J].
刘新宁 ;
王超 ;
胡晨 ;
蔡洪亮 .
电子器件, 2003, (01) :88-91
[3]   Unfolding算法实现的高速并行CRC电路的VLSI设计 [J].
程超 ;
程善美 .
微电子学与计算机, 2002, (12) :68-69
[4]   用HDL语言实现循环冗余校验 [J].
王耿 ;
姜智忠 .
微电子学与计算机, 2002, (05) :4-6
[5]  
现代通信原理.[M].曹志刚;钱亚生编著;.清华大学出版社.1992,